<<
>>

Микросхемы ВЕDО DRAM

Следующим шагом в повышении эффективности микросхем стало появление так называемого пакетного, или блочного, режима работы, который является усовер- шенствованием режима EDO DRAM. Блочный режим заключается в том, что во время чтения одной ячейки вместе с ней читает еще три, расположенных в той же строке, независимо от наличия или отсутствия запроса на них.
Такая группа байтов, передаваемых из банка памяти, считается пакетом, или блоком — отсюда название режима работы. Тип микросхем, в которых реализован такой метод, на- зывается ВЕDО DRAM (от Burst EDO DRAM — расширенное время удержания данных на выходе с блочным доступом, то есть память на основе режима EDO, но работающая не одиночными, а пакетными циклами чтения/записи).

В режимах FРМ DRAM и EDO DRAM на каждую из последовательно обрабаты- ваемых ячеек выдается отдельный адрес столбца и отдельный сигнал САS#. В ре- жиме ВЕDО адрес столбца устанавливается только для первой ячейки. Далее осуществляется простой переход к следующей ячейке в строке микросхемы. Для формирования нужного количества байт в блоке (пакете) в фазе адреса инициа- лизируется специальный счетчик. Формирование счетчика увеличивает время доступа, но это увеличение с лихвой покрывается общим уменьшением времени при выборке пакета.

Цикл памяти этого режима имеет вид 5-1-1-1, а значит, четыре последова- тельных считывания требуют всего 8 тактов. Характерное время доступа до 70 нс, а длительность цикла в пакете доходит до 15 нс. Допускается тактовая частота до 66 МГц.

7.4.5.

<< | >>
Источник: Степанов А. Н.. Архитектура вычислительных систем и компьютерных сетей. 2007

Еще по теме Микросхемы ВЕDО DRAM:

  1. Статья 473. Субъекты права интеллектуальной собственности на компонование интегральной микросхемы
  2. Статья 474. Имущественные права интеллектуальной собственности на компонование интегральной микросхемы
  3. Статья 472. Засвидетельствование обретения права интеллектуальной собственности на компонование интегральной микросхемы
  4. Статья 480. Право предшествующего пользователя на компонование интегральной микросхемы
  5. Статья 475. Срок действия имущественных прав интеллектуальной собственности на компонование интегральной микросхемы
  6. Глава 40 - Гражданского кодекса Право интеллектуальной собственности на компонование интегральной микросхемы
  7. Статья 479. Признание прав интеллектуальной собственности на компонование интегральной микросхемы недействительными
  8. Статья 471. Пригодность компонования интегральной микросхемы для обретения права интеллектуальной собственности на нее
  9. Статья 476. Досрочное прекращение действия имущественных прав интеллектуальной собственности на компонование интегральной микросхемы
  10. Статья 477. Правовые последствия истечения срока действия исключительных имущественных прав интеллектуальной собственности на компонование интегральной микросхемы
  11. Статья 478. Восстановление действия досрочно прекращенных исключительных имущественных прав интеллектуальной собственности на компонование интегральной микросхемы
  12. 1. Понятие программы для ЭВМ, базы данных и топологии интегральной микросхемы и основные правила их охраны
  13. Статья 177. Нарушение прав на изобретение, полезную модель, промышленный образец, топографию интегральной микросхемы, сорт растений, рационализаторское предложение
  14. Гигабайты и гигабиты
  15. Тема 28. ПРАВО НА ТОПОЛОГИИ ИНТЕГРАЛЬНЫХ МИКРОСХЕМ
  16. § 4. Временные ограничения авторского права (п. 1582-1584)