КОНТРОЛЬНЫЕ ЗАДАНИЯ 1.
2. В верхнем колонтитуле документа укажите свою фамилию и имя, в нижнем — «Логические основы ПЭВМ».
3. Создайте в документе таблицу по приведенному образцу (табл.
1.8).
Таблица 1.8. Схемная реализация базовых операций НЕ, ИЛИ, И на примере релейно-контактных схем
|
Рис. 1.9. Релейные схемы (а...в) базовых логических операций |
4. Заполните табл. 1.8: для каждой базовой логической операции нарисуйте соответствующие ей релейную схему (рис. 1.9) и диа- грамму ее работы (рис. 1.10); приведите краткое описание работы схемы, используя материалы учебника, как показано для операции НЕ.
Примечание. Схемы и диаграммы создавайте с помощью средств рисования программы MS Word, выполняйте группировку и вставляйте в ячейки таблицы, применяя для рисунка тип обтекания В тексте.
5. Сохраните документ, выведите его на печать.
6. Выполните в рабочей тетради задание — найдите значения следующих логических выражений:
1) А < В при: а) А = 5; В = 7; б) А = 5; В = -7;
2) А > В при: а) А = 1; В = 0,5; б) А = -1,5; В = 1;
3) (Л = В) v (А > В) при: а) А = 6; В = -6; б) А = 5; В = -7;
4) (А * В) v (Л < В) при: а) А = 4; В = 4; б) А = -8; В = —7;
5) (А * В) & (А > В) при: а) А = 3; В = -2; б) А = 1; В = 1;
6) (Х&У>Упри:а)Х= 1; Y= 1; б) Х = 0; Г=0;
7) (Х&У)&У при: а) Х= 1; У= 1; б) Х = 0; У= 0; /
8) (X&Y)&(XvV)npH: а) Х= 1; У=0;б) Х = 0; У= 1;
Рис. 1.10. Диаграммы (а...в) работы релейных схем базовых логических операций |
9) X v У & X & У при: а) X = 0; У=1;б) Х = 0; У=0;
10) Xvy&Z&(FvZ)при: а) Х=0; У= 1;Z= 1;б) Х= 1; У=0;Z=0.
7. Откройте документ под именем «Логические основы ПЭВМ», введите заголовок «Логические функции и логические схемы». Вы- полните в этом документе последующие пункты 8... 16.
8. Составьте таблицы истинности и постройте логические схемы для следующих функций:
1) Х&У (И —НЕ);
2) Х^У (ИЛИ —НЕ);
3) Х&У;
4) X v У;
5) X, &Х2 v Х3;
6) Х,&Х2&Х3&Х2.
9. С помощью панели Рисование MS Word постройте логические схемы (рис. 1.11).
X | & | X | 1 | |
Z | Z | |||
Y | Y |
а б
|
9 е Рис. 1.11. Логические схемы (э...е) 20 |
Таблица 1.9. Таблица истинности полусумматора
|
10. Составьте к построенным логическим схемам логические вы- ражения и таблицы истинности.
11. Постройте логическую схему полусумматора (см. рис. 1.7), за-
полните его таблицу истинности (табл. 1.9), в которой X, У слагае- мые (одноразрядные двоичные числа); Z|, — старший и младший
двоичные разряды суммы.
12. По логической схеме полусумматора (см. рис. 1.7) запишите
аналитический вид логических функций 2\ = Е\ (X, У), Т.2 - Е2 (X, У), где X, У— слагаемые (одноразрядные двоичные числа); -
старший и младший двоичные разряды суммы.
13. Заполните таблицу истинности одноразрядного сумматора (табл. 1.10), в которой X, У — слагаемые (разряды двоичного числа); р — перенос из младшего разряда; г,, г2 — старший и младший дво- ичные разряды суммы:
14. Постройте схему асинхронного /«-триггера, объясните его работу.
Таблица 1.10. Таблица истинности одноразрядного сумматора
|
15.
Постройте схему суммирующего /п-разрядного счетчика на Г-триггерах, объясните его работу.16. Сохраните документ «Логические основы ПЭВМ», выведите его на печать.
Еще по теме КОНТРОЛЬНЫЕ ЗАДАНИЯ 1.:
- 3. КОНТРОЛЬНЫЕ ЗАДАНИЯ
- Контрольные вопросы и задания
- Контрольные вопросы и задания
- Контрольные вопросы и задания
- Контрольные вопросы и задания
- Контрольные вопросы и задания
- Контрольные вопросы и задания
- Контрольные вопросы и задания
- Контрольные вопросы и задания:
- КОНТРОЛЬНЫЕ ВОПРОСЫ И ЗАДАНИЯ
- КОНТРОЛЬНЫЕ ВОПРОСЫ И ЗАДАНИЯ 1.
- КОНТРОЛЬНЫЕ ВОПРОСЫ И ЗАДАНИЯ
- КОНТРОЛЬНЫЕ ВОПРОСЫ И ЗАДАНИЯ 1.